绑定机构
扫描成功 请在APP上操作
打开万方数据APP,点击右上角"扫一扫",扫描二维码即可将您登录的个人账号与机构账号绑定,绑定后您可在APP上享有机构权限,如需更换机构账号,可到个人中心解绑。
欢迎的朋友
万方知识发现服务平台
获取范围
  • 1 / 2
找到 27 条结果
摘要:LVDS高速I/O接口单元是减小当前CMOS工艺芯片内外速度差异的重要电路.本文着重分析了几种LVDS I/O接口单元的基本电路结构及其工作原理,并同时给出了用HSPICE工具进行模拟验证的结果....
[期刊论文] 刘祥远 陈书明
-
CSTPCD 北大核心
-
摘要:本文介绍了深亚微米工艺下高性能VLSI芯片中时钟分布网络设计所面临的问题,总结了时钟分布网络设计的一般方法,最后指出了时钟分布网络设计研究的发展方向....
[期刊论文] 刘祥远 陈书明
-
EI CSTPCD 北大核心
-
摘要:针对现有FIFO设计方法的不足,本文提出一种新的异步FIFO结构--WG-FIFO,采用加权Gray码进行指针编码,采用实时状态检测器控制写/读操作.模拟结果表明,在FIFO深度为4~16的情况下,该结构与已有的FIFO结构相比在性能、面积开销以及写/读操作效率等方面都获得了明显的改善.特别地,当FIFO的深度为8、宽度为32时,相比B-FIFO,WG-FIFO的最高时钟频率提高31.6%,单元面积减少17.1%,且写/读效率最大能提高47%....
[期刊论文] 刘祥远 陈书明
-
CSTPCD 北大核心
-
摘要:本文提出了一种新颖的异步FIFO设计,它采用加权Gray码进行指针编码,采用实时的全局状态检测器来控制写/读,是一种高性能的异步FIFO.模拟结果表明,在FIFO深度为4~16的情况下,该设计与已有的FIFO设计相比在性能以及面积开销等方面都获得了明显的改善.该异步FIFO在多核SoC互连设计中具有广泛的应用前景....
[期刊论文] 孙书为 陈书明 刘祥远
-
北大核心 CSTPCD CSCD CA CBST SA
-
摘要:CABAC是H.264/AVC视频压缩标准中采用的一种熵编码机制,结合RDO模式选择技术,可以降低20%的码率.在RDO模式选择过程中,需要对编码块的每一种候选模式进行熵编码以获得编码位数,这在很大程度上增加了视频编码的计算复杂度.为了避免复杂的Lagrange耗费计算,本文第一次提出了一种CABAC熵编码机制下的变换域码率估计方法,基于量化变换系数和运动向量差对熵编码位数进行估计.在此基础上,本文将码率估计技术应用在RDO模式选择中,提出了基于码率估计的快速模式选择算法,减少了模式选择的计算时间.模拟结果显示,本文提出的CABAC熵编码机制下的变换域码率估计技术在对编码性能影响不大的情况下,减少了模式选择中51%的率失真耗费计算时间,采用全搜索运动估计算法时,节省33%的总编码时间....
摘要:LVDS(Low Voltage Differential Signaling)是一种低电压摆幅的差分信号技术,它使得数据能在差分传输线对或平衡电缆上以几百兆赫兹的速率传输.LVDS高速I/O接口单元是减小当前CMOS工艺芯片内外速度差异的重要电路.本文着重分析了几种LVDS I/O接口单元的基本电路结构及其工作原理,并同时给出了用HSPICE工具进行模拟验证的结果.
摘要:随着工艺技术的进步,如何降低漏电功耗已经成为当前设计的关键。本文以一款高性能DSP芯片为背景,对多阈值电压技术降低漏电功耗的特点和方法进行了分析,并探讨了一种基于层次化设计来降低功耗的设计方案。通过采用"分块化"思想对设计进行综合优化,实验表明,本文的方法不仅满足了时序收敛的要求,也显著降低了漏电功耗。
摘要:本文介绍一个多通道串口的设计与应用,并着重介绍了串口的多级缓冲结构以及利用握手协议控制混合时钟域接口的方法,这些方法对于混合时钟域接口逻辑的设计具有较好的参考价值.本文最后介绍了该串口在高性能DSP系统中的两个应用实例.
摘要:在物理设计的过程中,存在一些特殊的情况导致布局困难,针对这种情况结合工程实践运用基于力指向方法的可布通性驱动的布局算法,分析其对于时序优化所带来的好处和并解决力指向方法中其存在的问题,旨在提高布局布线的质量效果和设计的性能,减小互联线延时和互联线之间的串扰。最后,通过分析比较采用这种方法相对于ICC布线器所获得的优势。
摘要:基于40nm工艺下YHFT-DX芯片的乘加运算模块(VMAC),充分利用网格型时钟网络具有长公共路径,时钟偏差小,负载能力强等优点,设计并实现网格型时钟网络拓扑结构,分析内容包括网格结构的组成,驱动单元的选择,布线宽度及间距的确定,并给出时钟偏差分析方法。通过对比发现网格型时钟结构较平衡树型结构在各端角下都具有较小的时钟偏差。
摘要:随着工艺水平的提高,片上全局互连成为限制芯片性能进一步提高的一大瓶颈.本文就片上全局互连的设计方法进行了研究,介绍了片上全局互连设计的技术背景及其面临的技术难点并综合介绍了片上全局互连设计在电路级设计中的几种设计优化方法,最后对于片上全局互连设计的发展方向和一些有待进一步研究的问题进行了探讨.
摘要:文章针对多核处理器的功耗和温度管理的问题,提出一种能自适应调节多核系统体系结构参数的温度管理算法.该方法根据最大功耗、温度允许值和每个采样间隔所收集到的系统功耗、温度、性能等数据,结合应用程序的历史情况,对下一采样间隔的各个核的体系结构配置参数进行调整,在满足最大功耗、温度需求的基础上达到最大化系统性能的目标.通过ESESC 平台上验证了该算法的有效性.实验结果表明,相比普通DVFS技术,该方法能降低峰值温度11.6%-13.1%和总功耗37.1%-40.9%.
公   告

北京万方数据股份有限公司在天猫、京东开具唯一官方授权的直营店铺:

1、天猫--万方数据教育专营店

2、京东--万方数据官方旗舰店

敬请广大用户关注、支持!查看详情

手机版

万方数据知识服务平台 扫码关注微信公众号

万方选题

学术圈
实名学术社交
订阅
收藏
快速查看收藏过的文献
客服
服务
回到
顶部